实验二 CMOS与非门版图设计

实验二 模拟静态CMOS 与非门逻辑电路的I/V特性和瞬态特性

一、实验目的

1. 学习cadence 中原理图设计与分析

2. 掌握静态CMOS 逻辑电路设计原理

3. 分析静态CMOS 逻辑电路(与非门)的I/V特性和瞬态特性

二、预习要求

1、根据性能和指标要求,设计并计算电路的有关参数。

2、掌握cadence 编辑环境,设计静态CMOS 与非门逻辑电路原理图。

3、掌握cadence 仿真环境,完成反相器的仿真。

三、与非门版图的设计方法

1、确定工艺规则。

2、绘制与非门版图。

3、加入工作电源进行分析

4、LVS 比较

四、实验内容

完成CMOS 与非门版图设计,CMOS 与非门的原理图如下,要求在画出电路元件,并且给出输入输出端口以及电源和地线。

画出上述晶体管对应的版图,并且要求画出的版图在电学上,物理几何上,

以及功能一致性上正确,版图的设计参考样式如下:

五、后仿真与改进

对于设计的版图是否能够达到优异的性能,需要通过提取版图上的寄生参数,对含有版图寄生参数的电路进行仿真才能知道,很多时候版图上错误的走线,布图方法会导致致命的错误。

对于CMOS 与非门版图设计,需要进行以下仿真:给CMOS 与非门的输入以不同的阶越信号的输入,观察CMOS 与非门的输出信号的变化。

实验二 模拟静态CMOS 与非门逻辑电路的I/V特性和瞬态特性

一、实验目的

1. 学习cadence 中原理图设计与分析

2. 掌握静态CMOS 逻辑电路设计原理

3. 分析静态CMOS 逻辑电路(与非门)的I/V特性和瞬态特性

二、预习要求

1、根据性能和指标要求,设计并计算电路的有关参数。

2、掌握cadence 编辑环境,设计静态CMOS 与非门逻辑电路原理图。

3、掌握cadence 仿真环境,完成反相器的仿真。

三、与非门版图的设计方法

1、确定工艺规则。

2、绘制与非门版图。

3、加入工作电源进行分析

4、LVS 比较

四、实验内容

完成CMOS 与非门版图设计,CMOS 与非门的原理图如下,要求在画出电路元件,并且给出输入输出端口以及电源和地线。

画出上述晶体管对应的版图,并且要求画出的版图在电学上,物理几何上,

以及功能一致性上正确,版图的设计参考样式如下:

五、后仿真与改进

对于设计的版图是否能够达到优异的性能,需要通过提取版图上的寄生参数,对含有版图寄生参数的电路进行仿真才能知道,很多时候版图上错误的走线,布图方法会导致致命的错误。

对于CMOS 与非门版图设计,需要进行以下仿真:给CMOS 与非门的输入以不同的阶越信号的输入,观察CMOS 与非门的输出信号的变化。


相关文章

  • 基于LEdit的集成电路版图设计
  • 毕业设计(论文) ----- 基于L -Edit 的集成电路版图设计 专 业 班 次 姓 名 指导老师 信息学院 二00九年六月 摘要 集成电路版图是电路系统与集成电路工艺之间的中间环节,集成电路版图设 计是指把一张经过设计电子电路图用于集 ...查看


  • 1位全加器的电路和版图设计
  • 集成电路设计基础 论文题目: 学 院: 专 业: 姓 名: 学 号: CMOS 全加器设计 摘要:现代社会随着电路的集成度越来越高,功耗和信号延迟成为超大规模集成电路的关键 .加法运算是数字系统中最基本的运算,为了更好地利用加法器实现减法. ...查看


  • STI及WPE问题及版图注意事项
  • STI 及WPE 问题及版图注意 分locos 隔离和STI 隔离 Locos 隔离是厚氧隔离,STI 是浅沟道隔离 STI 的概念 STI 是Shallow Trench Isolation 的缩写,STI 压力效应就是浅槽隔离压力效应. ...查看


  • 两级运算放大器的版图设计
  • 一.实验名称: 两级运算放大器的版图设计 二.实验目的: 1.掌握模拟CMOS 集成电路的设计方法 2.掌握模拟CMOS 集成电路的版图设计方法 三.实验要求: 1.设计对象为单端输出的两级运算放大器电路,其性能为: (1).负载电容为CL ...查看


  • 集成电路工艺原理
  • 淮海工学院 课程名称:集成电路原理与设计 系(院):电子工程学院 学期: 学号: 集成电路版图设计报告 一.设计目的: 1.通过本次实验,熟悉L-edit软件的特点并掌握使用L-edit软件的流程和设计方法: 2.了解集成电路工艺的制作流程 ...查看


  • 各大公司笔试题目
  • 各大公司笔试题目(全) 模拟电路 1.基尔霍夫定理的内容是什么?(仕兰微电子) 2.平板电容公式(C=εS/4πkd) .(未知) 3.最基本的如三极管曲线特性.(未知) 4.描述反馈电路的概念,列举他们的应用.(仕兰微电子) 5.负反馈种 ...查看


  • 数字电路试题_苦中作乐
  • 1.同步电路和异步电路的区别是什么?(仕兰微电子) 2.什么是同步逻辑和异步逻辑?(汉王笔试) 同步逻辑是时钟之间有固定的因果关系.异步逻辑是各时钟之间没有固定的因果关系. 3.什么是"线与"逻辑,要实现它,在硬件特性上 ...查看


  • 电子笔试题2011年整理目
  • 目录:一.模拟电路 二.IC设计基础(流程.工艺.版图.器件) 三.单片机.MCU.计算机原理 四.信号与系统 五.DSP.嵌入式.软件等 六.主观题 七.共同的注意点 一.模拟电路 1基尔霍夫定理的内容是什么?(仕兰微电子) 基尔霍夫电流 ...查看


  • 深亚微米IP模块设计中必须考虑的制造工艺的影响
  • 深亚微米IP 模块设计中必须考虑的制造工艺的影响 作者:马莹,中芯国际:李章全,上海交通大学 --如何减少或避免WPE/STI效应对IP 模块设计的影响 随着深亚微米工艺的发展,CMOS 制造工艺对设计的影响也越来越大.在0.18um 以前 ...查看


热门内容