智力竞赛抢答器课程设计[1].

数字电路课程设计

八 路 智 力 抢 答 器

学校: 院系: 姓名: 班级: 学号: 时间:

河南大学 计算机与信息工程学院 07 自动化 2009-12-24

1

目录

第一章 引言 …………………………………………………………3

1.1 1.2 1.3 设计要求 …………………………………………………………………………………………………..3 功能要求 …………………………………………………………………………………………………..3 摘要 ………………………………………………………………………………………………………..3

第二章 方案设计与论证 ……………………………………………3

2.1 2.2 各部分电路简述 …………………………………………………………………………………………...3 设计方案简述 ……………………………………………………………………………………………...4

第三章 系统分析与设计 ……………………………………………4

3.1 3.2 3.3 3.4 3.5 3.6 抢答器电路设计与相关元器件 …………………………………………………………………………..4 定时电路设计与相关元器件 ……………………………………………………………………………..·6 报警电路设计与相关元器件 ……………………………………………………………………………..8 时序电路与相关元器件 …………………………………………………………………………………..8 智力抢答器电路原理图 …………………………………………………………………………………..9 元器件清单 ………………………………………………………………………………………………10

设计总结体会 ………………………………………………………...11 参考文献 ……………………………………………………………...11

2

第一章 引言 一、设计要求 1. 设计一个智力抢答器,可同时供 8 名选手或 8 个代表队参加比赛. 他们的编号分别是 1、 2、 3、4、5、6、7、8,各用一个抢答按钮,按钮的编号与选手的编号相对应,分别是 S0、 S1、S2、S3、S4、S5、S6、S7。 2. 节目主持人设置一个控制开关,用来控制系统的复位和抢答开始. 3. 抢答器具有数据锁存和显示功能.抢答开始后,若有选手按动抢答按钮,编号立即锁存,并 在 LED 数码管上显示出选手的编号,同时扬声器发出声音提示.此外封锁输入电路,禁止 其它选手抢答.优先抢答的选手的编号一直保持到主持人将系统复位为止. 二、功能要求 1. 抢答器具有定时抢答功能.且一次抢答的时间可由主持人设定.当节目主持人启动”开始” 键后,要求定时器立即开始减计时,并用显示器显示,同

时扬声器发出短暂的声响,声响持 续时间 0.5S 左右. 2. 参赛选手在设定的时间内抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢 答时刻的时间,并保持到主持人将系统消零为止. 3. 如果定时抢答器时间已到,却没有选手抢答时,本次抢答无效,系统短暂报警,并封锁输入 电路,禁止选手超时后抢答,时间显示器显示 00. 三、摘要 1. 数字抢答器由主体电路与扩张电路组成.优先编码电路,锁存器,译码电路将参赛队的输 入信号在显示器上输出:用控制电路和主持人的开关启动报警电路,以上两部分组成主体 电路.通过定时电路和译码电路将秒脉冲产生的信号在显示器上输出实现计时功能,构成 扩展电路.经过布线,焊接,调试等工作后数字抢答器成型. 2. 抢答器四周有安装孔,可以方便的安装在操作台上,外接抢答按钮接入相应的接线端子, 如果需要外接电铃或指示灯,则接入继电器端子,安装完毕后就可以上电了,抢答器的电 流输入为 5V 直流输入. 3. 抢答器通上电后,蜂鸣器响,三个数码管都显示 0,按下复位按钮后进入正常工作状态,这 时可以设定抢答倒计时间,只要按动 10 进制编码 按钮分别对时间的十位和个位设定,设 定的时间在数码管上实时的显示出来.设定的时间范围为:0~30 秒,设定完时间后,就可以 按动开始按钮,表示抢答开始,这时蜂鸣器响 0.1 秒,提示各位选手,抢答已经开始,同时倒 计时器开始从设定的时间进行倒计时. 4. 若在抢答时间内有人抢答,则第三个数码管立即显示抢答位号,倒计时间停止倒计时,所 用掉的时间就是抢答的时间,同时蜂鸣器响 2 秒,继电器吸合 2 秒,表示有人抢答,在这个按 键之后按下的按键除了复位键外,其他按键均无效,只有主持人按下复位键后,可以进入 下一轮抢答. 5. 若在抢答时间内均无人抢答,则在倒计时器计数到 0 的时候,第三个数码管显示 0,表示无 人抢答,蜂鸣器响 2 秒,继电器吸合 2 秒,这时除了复位键外,其他键均无效, 只有主持人按 下复位键后,可以进入下一轮抢. 第二章 方案设计与论证 一、各部分电路简述 1. 30 秒定时器:可由两片 74LS192 构成,当第一片为零即输出为 1111 是通过 74LS20 将 脉冲信号截止,使其显示为 00. 2. 抢答器部分:由一 74LS148 优先编码器实现抢答功能,用 74LS279 将选手代码锁存直 到主持人消零为止,然后用七段译码器显示选手代码。

3

3. 4.

脉冲产生电路:可由一 74LS121 来产生,提供给定时电路及声响电路。 报警部分:由一 NE555 定时器来控制,当倒计时为零时产生报警响声。

二、设计方案简述: 1. 定时抢答器的总体框图如下图所示, 它由主体电路和扩展电路两部分组成。 主体电路完 成基本的抢

答功能,即开始抢答后,当选手按动抢答键时,能显示选手的编号,同时能 封锁输入电路,禁止其他选手抢答,扩展电路完成定时抢答的功能。 2. 定时抢答器的工作过程是:接通电源时,节目主持人将开关置于“消除”位置,抢答器 处于禁止工作状态,编号显示器灭灯,定时器倒计时,当定时时间到,却没有选手抢答 时,系统报警,并封锁输入电路,禁止选手超时后抢答。当选手在定时时间内按动抢答 键时,抢答器要完成以下四项工作:优先编码电路立即分辨出抢答者的编号,并由锁存 器进行锁存,然后由译码显示电路显示编号;扬声器发出短暂的声响,提醒节目主持人 注意;控制电路要对输入编码电路进行封锁,避免其他选手再次进行抢答;控制电路要 使定时器停止工作, 时间显示器上显示剩余的抢答时间, 并保持到主持人将系统消零为 止,当选手将问题回答完毕,主持人操作控制开关,使系统回复到禁止工作状态,以便 进行下一轮抢答。

第三章 系统分析与设计 一、抢答器电路设计 1. 抢答电路的功能有两个:一是分辨选手按键的先后,并锁存抢答者的编号,供译码显示 电路用;二是是其他选手的按键操作无效。选用优先编码器 74LS148 和 RS 锁存 器,74LS138,74LS279 可完成上述功能。 译码电路选用 74LS48 芯片具体电路如图 1 所 示,其工作原理为: 2. 当主持人控制开关处于“清除”位置时,RS 触发器 R 为低电平,输出端(4Q~1Q) 全部为低电平。 于是 74LS48 的 BI=0,显示器灭灯; 74LS148 的选通输入 ST=0, 74LS148 处于工作状态,此时锁存器电路不工作。当主持人开关拨到开“始位”置,优先编码电 路和锁存电路同时开始工作,等待输入信号 I7,·,I0。当有选手按下键时,74LS148 ·· 的输出 Y2Y1Y0=010,Yex=0。 RS 锁存器后, 经 CTR=1,BI=1, 74LS279 处于工作状态,

4

4Q3Q2Q=101。 经过 74LS48 译码后, 显示器显示选手编号。 此外, CTR=1, 74LS148 是 的 ST 为高电平,74LS148 处于禁止工作状态,封锁了其他选手按键的输入。当按下的 键松开后,74LS148 的 Yes 为高电平,但由于 CTR 维持高电平不变,所以 74LS148 仍处于禁止工作状态, 其他选手的输入不会被接收, 保证了抢答者的优先性以及抢答电 路的准确性。 抢答完后主持人使抢答电路复位, 以便进行下一轮抢答。 电路图如图所示:

3.

七段数码管显示器 74LS48

LT

——测试灯输入端。 LT =0(低电平有效)且 BI =1 时,Ya-Yg 输出均为 1,显示器 ——双重功能端。此端可作为输入信号端又可以作为输出信号端。作为输入

七段应全亮,否则说明显示器件有故障。正常译码显示时, LT 应处于高电平,即 LT =1。

BI / RBO

端时是熄灭信号输入端 BI , 利用 BI 端可按照需要控制数码管显示或不显示。 BI =0 时 当 (低 电平有效) ,无论 A3A2A1A0 状态如何,Ya-Yg 均为 0,数码管不显示。当该端作为输出端时是 灭零输出端 RBO ,当 RBI =0,且 A3A2A1A0=0000 时, RBO =0。 RBI ——灭零输入端。该端的作用是将数码管显示的数字 O 熄灭。当 RBI =0(低电平 有效) LT = 1 且 A3A2A1A0=0000 时,Ya-Yg 均输出 0,数码管不显示。 其功能和引脚如图 、

5

所示:

74LS148 优先编码器功能 优先编码器在同一时间内,当多个输入信号请求编码时,只对优先级别高的信号进行编码 的逻辑电路,常用的集成优先编码器有 74LS148(8 线----3 线)其原理图和功能真值表如图: 4.

二、定时电路设计 1. 主持人设定抢答器时间, 通过预置时间电路对计数器进行预置, 计数器的时钟脉冲由秒 脉冲电路提供, 可预置时间进行倒计时电路选十进制同步可逆, 计数器 74LS192 进行设 计,倒计时到零时,定时电路输出低电平有效的“定时到信号 ” 。如图所示为八路智力 竞赛抢答器的定时电路单元图。 同步加减计数器 74LS192 进行设计,具体电路如图所

6

示。

该倒计时显示电路由两个 74LS192 及两个译码器及七段显示器构成,高位片置数 1,低位 片置数 5,down 端接 555 输出的脉冲,从而实现 30 秒倒计时. 2. 74LS192 引脚图管脚及功能表 74LS192 是同步十进制可逆计数器,它具有双时钟输入,并具有清除和置数等功能,其 引脚排列及逻辑符号如下所示:

图 5-4 74LS192 的引脚排列及逻辑符号 (a)引脚排列 图中: 为置数端, 为加计数端, 为减计数端, (b) 逻辑符号 为非同步进位输出端, 为清除端,Q0、Q1、Q2、

为非同步借位输出端,P0、P1、P2、P3 为计数器输入端, Q3 为数据输出端。

7

输入 MR 1 0 0 0 × 0 1 1 1 × × × × 1 P3 × d × × P2 × c × × P1 × b × × P0 × a × × Q3 0 d

输出 Q2 0 c Q1 0 b Q0 0 a

其 功 能 表 如 下 : 表 5-2 74LS192 的功 能表

加计数 减计数

三、报警电路设计 由 555 定时器和三极管构成的报警电路如图所示。555 定时器构成多谐振荡器,振荡 频率 f=1.43/(R1+2R2)C。其输出信号经三极管推动扬声器,PR 为高电平时多谐振荡器工 作,否则振荡器停振。

四、时序控制电路 抢答器控制电路是抢答器设计的关键,它要完成以下三项功能: ①主持人将控制开关拨到“开始”位置时,扬声器发声,抢答电路和定时电路进入正常 抢答工作状态。 ②当参赛选手按动抢答键时,扬声器发声,抢答电路和定时电路停止工作。 ③当设定的抢答时间到, 无人抢答时, 扬声器发声, 同时抢答电路和定时电路停止工作。

8

五、抢答器电路原理图

六、元器件清单 序号 1 2 3 4 5 6 名 称 型 号 数量 3 2 2 1 1 1 备 注 —— —— —— —— —— ——

七段译码器 十进制加减计数器 555 定时器 优先编码器 单稳态触发器 RS 锁存器

74LS48 74LS192 CB555 74HC148 74LS121 74LS279

9

7 8 9 10 11 12 13 14 15 16 17 18 20 19 19 20 21 22 23 24

与非门 与非门 反向器 三极管 电阻 电阻 电阻 电阻 电阻 电阻 电容 电容 电容 扬声器 开关 共阴极显示器 抢答按扭 发光二极管 LED 显示器 译码器

74LS20 74LS03 74LS04 SDG130 ROHM ROHM ROHM ROHM ROHM ROHM 16CE470AX 16CE470AX 16CE470AX SP10 AZD1169

1 1 1 1 1 2 9 2 2 3 1 2 1 1 1 3

每个芯片有 4 个两输入端的与非门 每个芯片有 4 个三输入端的与非门 每个芯片有 6 个非门 —— 100KΩ 15KΩ 10KΩ 68KΩ 1KΩ 510Ω 100uF 10uF 0.01uF —— —— —— —— —— —— ——

SB A694B

8 2 8

74LS138

1

设计总结体会 经过两周的课程设计,我学会了如何进行电路设计及丰富了自己的理论知识和实践实习 能力,在设计过程中,加深了对组合和时序逻辑电路的掌握情况,同时也使得学过的知识得到 了巩固与复习,在设计抢答器、报警器、定时器的过程中,通过翻阅资料,上网搜索等,我 对各电路器件(如:与非门,555 定时器和 LED 显像管等)及原理有了更深一层次的认识, 既增强了我的理解能力,也使我能更好的运用所学的知识。 在设计之初,并不明白如何用所学 的器件来实现电路的功能,经过老师谆谆教导和小组内的激情讨论,最终确定了答题的设计 方案,在设计的过程中,不断的发现和克服困难,使我明白了,学习并非上课认真学习那么简 单,我深深的体会到了,要将所学的理论知识转变成事物的重要性,不仅能够加深对理论知识 的理解,也能怎家对本课的兴趣和爱好. 两周的磨练,使我对本课由最初的懵懂认识到现在 的全面了解,总的来说收获很多.

10

在此,我要深深的感谢指导老师---吴老师和我的小组成员们给与我的帮助与支持,是他 们给予了我坚持完成课程设计的信心和动力,明白了团队在理论实践和创新中的作用,我相 信在以后的学习和工作过程中,我都将受益匪浅. 参考文献: 参考文献: 1. 电子技术基础(数字部分) 康光华主编. 高等教育出版社 2. 数字电子技术基础(习题解答与实验指导) 范文兵主编 清华大学出版社 3. 数字电子技术基础 张志良 主编 机械工业出社

11

数字电路课程设计

八 路 智 力 抢 答 器

学校: 院系: 姓名: 班级: 学号: 时间:

河南大学 计算机与信息工程学院 07 自动化 2009-12-24

1

目录

第一章 引言 …………………………………………………………3

1.1 1.2 1.3 设计要求 …………………………………………………………………………………………………..3 功能要求 …………………………………………………………………………………………………..3 摘要 ………………………………………………………………………………………………………..3

第二章 方案设计与论证 ……………………………………………3

2.1 2.2 各部分电路简述 …………………………………………………………………………………………...3 设计方案简述 ……………………………………………………………………………………………...4

第三章 系统分析与设计 ……………………………………………4

3.1 3.2 3.3 3.4 3.5 3.6 抢答器电路设计与相关元器件 …………………………………………………………………………..4 定时电路设计与相关元器件 ……………………………………………………………………………..·6 报警电路设计与相关元器件 ……………………………………………………………………………..8 时序电路与相关元器件 …………………………………………………………………………………..8 智力抢答器电路原理图 …………………………………………………………………………………..9 元器件清单 ………………………………………………………………………………………………10

设计总结体会 ………………………………………………………...11 参考文献 ……………………………………………………………...11

2

第一章 引言 一、设计要求 1. 设计一个智力抢答器,可同时供 8 名选手或 8 个代表队参加比赛. 他们的编号分别是 1、 2、 3、4、5、6、7、8,各用一个抢答按钮,按钮的编号与选手的编号相对应,分别是 S0、 S1、S2、S3、S4、S5、S6、S7。 2. 节目主持人设置一个控制开关,用来控制系统的复位和抢答开始. 3. 抢答器具有数据锁存和显示功能.抢答开始后,若有选手按动抢答按钮,编号立即锁存,并 在 LED 数码管上显示出选手的编号,同时扬声器发出声音提示.此外封锁输入电路,禁止 其它选手抢答.优先抢答的选手的编号一直保持到主持人将系统复位为止. 二、功能要求 1. 抢答器具有定时抢答功能.且一次抢答的时间可由主持人设定.当节目主持人启动”开始” 键后,要求定时器立即开始减计时,并用显示器显示,同

时扬声器发出短暂的声响,声响持 续时间 0.5S 左右. 2. 参赛选手在设定的时间内抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢 答时刻的时间,并保持到主持人将系统消零为止. 3. 如果定时抢答器时间已到,却没有选手抢答时,本次抢答无效,系统短暂报警,并封锁输入 电路,禁止选手超时后抢答,时间显示器显示 00. 三、摘要 1. 数字抢答器由主体电路与扩张电路组成.优先编码电路,锁存器,译码电路将参赛队的输 入信号在显示器上输出:用控制电路和主持人的开关启动报警电路,以上两部分组成主体 电路.通过定时电路和译码电路将秒脉冲产生的信号在显示器上输出实现计时功能,构成 扩展电路.经过布线,焊接,调试等工作后数字抢答器成型. 2. 抢答器四周有安装孔,可以方便的安装在操作台上,外接抢答按钮接入相应的接线端子, 如果需要外接电铃或指示灯,则接入继电器端子,安装完毕后就可以上电了,抢答器的电 流输入为 5V 直流输入. 3. 抢答器通上电后,蜂鸣器响,三个数码管都显示 0,按下复位按钮后进入正常工作状态,这 时可以设定抢答倒计时间,只要按动 10 进制编码 按钮分别对时间的十位和个位设定,设 定的时间在数码管上实时的显示出来.设定的时间范围为:0~30 秒,设定完时间后,就可以 按动开始按钮,表示抢答开始,这时蜂鸣器响 0.1 秒,提示各位选手,抢答已经开始,同时倒 计时器开始从设定的时间进行倒计时. 4. 若在抢答时间内有人抢答,则第三个数码管立即显示抢答位号,倒计时间停止倒计时,所 用掉的时间就是抢答的时间,同时蜂鸣器响 2 秒,继电器吸合 2 秒,表示有人抢答,在这个按 键之后按下的按键除了复位键外,其他按键均无效,只有主持人按下复位键后,可以进入 下一轮抢答. 5. 若在抢答时间内均无人抢答,则在倒计时器计数到 0 的时候,第三个数码管显示 0,表示无 人抢答,蜂鸣器响 2 秒,继电器吸合 2 秒,这时除了复位键外,其他键均无效, 只有主持人按 下复位键后,可以进入下一轮抢. 第二章 方案设计与论证 一、各部分电路简述 1. 30 秒定时器:可由两片 74LS192 构成,当第一片为零即输出为 1111 是通过 74LS20 将 脉冲信号截止,使其显示为 00. 2. 抢答器部分:由一 74LS148 优先编码器实现抢答功能,用 74LS279 将选手代码锁存直 到主持人消零为止,然后用七段译码器显示选手代码。

3

3. 4.

脉冲产生电路:可由一 74LS121 来产生,提供给定时电路及声响电路。 报警部分:由一 NE555 定时器来控制,当倒计时为零时产生报警响声。

二、设计方案简述: 1. 定时抢答器的总体框图如下图所示, 它由主体电路和扩展电路两部分组成。 主体电路完 成基本的抢

答功能,即开始抢答后,当选手按动抢答键时,能显示选手的编号,同时能 封锁输入电路,禁止其他选手抢答,扩展电路完成定时抢答的功能。 2. 定时抢答器的工作过程是:接通电源时,节目主持人将开关置于“消除”位置,抢答器 处于禁止工作状态,编号显示器灭灯,定时器倒计时,当定时时间到,却没有选手抢答 时,系统报警,并封锁输入电路,禁止选手超时后抢答。当选手在定时时间内按动抢答 键时,抢答器要完成以下四项工作:优先编码电路立即分辨出抢答者的编号,并由锁存 器进行锁存,然后由译码显示电路显示编号;扬声器发出短暂的声响,提醒节目主持人 注意;控制电路要对输入编码电路进行封锁,避免其他选手再次进行抢答;控制电路要 使定时器停止工作, 时间显示器上显示剩余的抢答时间, 并保持到主持人将系统消零为 止,当选手将问题回答完毕,主持人操作控制开关,使系统回复到禁止工作状态,以便 进行下一轮抢答。

第三章 系统分析与设计 一、抢答器电路设计 1. 抢答电路的功能有两个:一是分辨选手按键的先后,并锁存抢答者的编号,供译码显示 电路用;二是是其他选手的按键操作无效。选用优先编码器 74LS148 和 RS 锁存 器,74LS138,74LS279 可完成上述功能。 译码电路选用 74LS48 芯片具体电路如图 1 所 示,其工作原理为: 2. 当主持人控制开关处于“清除”位置时,RS 触发器 R 为低电平,输出端(4Q~1Q) 全部为低电平。 于是 74LS48 的 BI=0,显示器灭灯; 74LS148 的选通输入 ST=0, 74LS148 处于工作状态,此时锁存器电路不工作。当主持人开关拨到开“始位”置,优先编码电 路和锁存电路同时开始工作,等待输入信号 I7,·,I0。当有选手按下键时,74LS148 ·· 的输出 Y2Y1Y0=010,Yex=0。 RS 锁存器后, 经 CTR=1,BI=1, 74LS279 处于工作状态,

4

4Q3Q2Q=101。 经过 74LS48 译码后, 显示器显示选手编号。 此外, CTR=1, 74LS148 是 的 ST 为高电平,74LS148 处于禁止工作状态,封锁了其他选手按键的输入。当按下的 键松开后,74LS148 的 Yes 为高电平,但由于 CTR 维持高电平不变,所以 74LS148 仍处于禁止工作状态, 其他选手的输入不会被接收, 保证了抢答者的优先性以及抢答电 路的准确性。 抢答完后主持人使抢答电路复位, 以便进行下一轮抢答。 电路图如图所示:

3.

七段数码管显示器 74LS48

LT

——测试灯输入端。 LT =0(低电平有效)且 BI =1 时,Ya-Yg 输出均为 1,显示器 ——双重功能端。此端可作为输入信号端又可以作为输出信号端。作为输入

七段应全亮,否则说明显示器件有故障。正常译码显示时, LT 应处于高电平,即 LT =1。

BI / RBO

端时是熄灭信号输入端 BI , 利用 BI 端可按照需要控制数码管显示或不显示。 BI =0 时 当 (低 电平有效) ,无论 A3A2A1A0 状态如何,Ya-Yg 均为 0,数码管不显示。当该端作为输出端时是 灭零输出端 RBO ,当 RBI =0,且 A3A2A1A0=0000 时, RBO =0。 RBI ——灭零输入端。该端的作用是将数码管显示的数字 O 熄灭。当 RBI =0(低电平 有效) LT = 1 且 A3A2A1A0=0000 时,Ya-Yg 均输出 0,数码管不显示。 其功能和引脚如图 、

5

所示:

74LS148 优先编码器功能 优先编码器在同一时间内,当多个输入信号请求编码时,只对优先级别高的信号进行编码 的逻辑电路,常用的集成优先编码器有 74LS148(8 线----3 线)其原理图和功能真值表如图: 4.

二、定时电路设计 1. 主持人设定抢答器时间, 通过预置时间电路对计数器进行预置, 计数器的时钟脉冲由秒 脉冲电路提供, 可预置时间进行倒计时电路选十进制同步可逆, 计数器 74LS192 进行设 计,倒计时到零时,定时电路输出低电平有效的“定时到信号 ” 。如图所示为八路智力 竞赛抢答器的定时电路单元图。 同步加减计数器 74LS192 进行设计,具体电路如图所

6

示。

该倒计时显示电路由两个 74LS192 及两个译码器及七段显示器构成,高位片置数 1,低位 片置数 5,down 端接 555 输出的脉冲,从而实现 30 秒倒计时. 2. 74LS192 引脚图管脚及功能表 74LS192 是同步十进制可逆计数器,它具有双时钟输入,并具有清除和置数等功能,其 引脚排列及逻辑符号如下所示:

图 5-4 74LS192 的引脚排列及逻辑符号 (a)引脚排列 图中: 为置数端, 为加计数端, 为减计数端, (b) 逻辑符号 为非同步进位输出端, 为清除端,Q0、Q1、Q2、

为非同步借位输出端,P0、P1、P2、P3 为计数器输入端, Q3 为数据输出端。

7

输入 MR 1 0 0 0 × 0 1 1 1 × × × × 1 P3 × d × × P2 × c × × P1 × b × × P0 × a × × Q3 0 d

输出 Q2 0 c Q1 0 b Q0 0 a

其 功 能 表 如 下 : 表 5-2 74LS192 的功 能表

加计数 减计数

三、报警电路设计 由 555 定时器和三极管构成的报警电路如图所示。555 定时器构成多谐振荡器,振荡 频率 f=1.43/(R1+2R2)C。其输出信号经三极管推动扬声器,PR 为高电平时多谐振荡器工 作,否则振荡器停振。

四、时序控制电路 抢答器控制电路是抢答器设计的关键,它要完成以下三项功能: ①主持人将控制开关拨到“开始”位置时,扬声器发声,抢答电路和定时电路进入正常 抢答工作状态。 ②当参赛选手按动抢答键时,扬声器发声,抢答电路和定时电路停止工作。 ③当设定的抢答时间到, 无人抢答时, 扬声器发声, 同时抢答电路和定时电路停止工作。

8

五、抢答器电路原理图

六、元器件清单 序号 1 2 3 4 5 6 名 称 型 号 数量 3 2 2 1 1 1 备 注 —— —— —— —— —— ——

七段译码器 十进制加减计数器 555 定时器 优先编码器 单稳态触发器 RS 锁存器

74LS48 74LS192 CB555 74HC148 74LS121 74LS279

9

7 8 9 10 11 12 13 14 15 16 17 18 20 19 19 20 21 22 23 24

与非门 与非门 反向器 三极管 电阻 电阻 电阻 电阻 电阻 电阻 电容 电容 电容 扬声器 开关 共阴极显示器 抢答按扭 发光二极管 LED 显示器 译码器

74LS20 74LS03 74LS04 SDG130 ROHM ROHM ROHM ROHM ROHM ROHM 16CE470AX 16CE470AX 16CE470AX SP10 AZD1169

1 1 1 1 1 2 9 2 2 3 1 2 1 1 1 3

每个芯片有 4 个两输入端的与非门 每个芯片有 4 个三输入端的与非门 每个芯片有 6 个非门 —— 100KΩ 15KΩ 10KΩ 68KΩ 1KΩ 510Ω 100uF 10uF 0.01uF —— —— —— —— —— —— ——

SB A694B

8 2 8

74LS138

1

设计总结体会 经过两周的课程设计,我学会了如何进行电路设计及丰富了自己的理论知识和实践实习 能力,在设计过程中,加深了对组合和时序逻辑电路的掌握情况,同时也使得学过的知识得到 了巩固与复习,在设计抢答器、报警器、定时器的过程中,通过翻阅资料,上网搜索等,我 对各电路器件(如:与非门,555 定时器和 LED 显像管等)及原理有了更深一层次的认识, 既增强了我的理解能力,也使我能更好的运用所学的知识。 在设计之初,并不明白如何用所学 的器件来实现电路的功能,经过老师谆谆教导和小组内的激情讨论,最终确定了答题的设计 方案,在设计的过程中,不断的发现和克服困难,使我明白了,学习并非上课认真学习那么简 单,我深深的体会到了,要将所学的理论知识转变成事物的重要性,不仅能够加深对理论知识 的理解,也能怎家对本课的兴趣和爱好. 两周的磨练,使我对本课由最初的懵懂认识到现在 的全面了解,总的来说收获很多.

10

在此,我要深深的感谢指导老师---吴老师和我的小组成员们给与我的帮助与支持,是他 们给予了我坚持完成课程设计的信心和动力,明白了团队在理论实践和创新中的作用,我相 信在以后的学习和工作过程中,我都将受益匪浅. 参考文献: 参考文献: 1. 电子技术基础(数字部分) 康光华主编. 高等教育出版社 2. 数字电子技术基础(习题解答与实验指导) 范文兵主编 清华大学出版社 3. 数字电子技术基础 张志良 主编 机械工业出社

11


相关文章

  • 八路集成电路智力竞赛抢答器
  • 长 沙 学 院 数电课程设计说明书 题系 ( 部 目 ) 数字电子技术课程设计 电子与通信工程系 光电信息工程 *** ***** *** 2012.6.11 专业(班级) 姓学指起 名 号 导止 教日 师 期 2010级光电信息工程专业课 ...查看


  • 八路抢答器课程设计说明书
  • 2010级EDA技术 八路智力竞赛抢答器 学生姓名 李文海 学 号 [1**********]9 所属学院 理学院 专 业 电子信息工程 班 级 二班 日 期 2012/11/29 一.设计题目 八路智力竞赛抢答器 二.课程设计目的 1.培 ...查看


  • 四人智力竞赛抢答器的设计
  • 年论文﹙设计题 目 学生姓名 学号 所在院(系) 专业班级 指导教师 2012年06月10日 学﹚ 四人智力竞赛抢答器的设计 [摘要]应用Multisim 10软件对4路竞赛抢答器进行设计与仿真.四人智力竞赛抢答器电路主要由抢答电路.倒计时 ...查看


  • 数字系统课程设计
  • 数字系统课程设计题目 题目1 简易数字电容计 一.任务 设计并制作一个简易数字电容计. 二.设计要求 1.基本要求 (1)测量范围:电容容量0.1-10uF ,误差不大于10%. (2)采用数字显示被测电容容量. (3)超量程时声光提示. ...查看


  • 智力竞赛抢答器设计
  • 唐 山 学 院 程 设 计 题 目 智力竞赛抢答器设计 系 (部) 信息工程系 班 级 姓 名 学 号 指导教师 2014 年 6 月 30 日至 7 月 4 日 共 1 周 2014年 7 月 4 日 课程设计任务书 课程设计成绩评定表 ...查看


  • 智力竞赛抢答器 1
  • 电子技术课程设计报告 题目:智力竞赛抢答器 学生姓名 杨鹏 专 业 电气工程及其自动化 学 号日 期 目录 1. 完成课题的工作基础和实验条件 1.1工作基础 ┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈1 1.2实验条件┈ ...查看


  • 智力竞赛抢答器
  • 数字电子技术课程设计 智力竞赛抢答器 系 . 部: 指导教师: 专 业: 电子信息工程 班 级: 完成时间: 2011-6-7 设计学生: 陆涛 摘 要 抢答器很广泛的用于电视台.商业机构及学校,为竞赛增添了刺激性.娱乐性,在一定 程上丰富 ...查看


  • 智力抢答器PLC设计
  • <机电传动控制>课程设计说明书 设计题目:智力抢答器的PLC 控制 专业 班级 学号 姓名 指导教师 提交日期 2015年12月 目录 第1章 绪论 ....................................... ...查看


  • 智力竞赛抢答器逻辑电路设计1
  • 多路智力竞赛抢答器 XXXX (XXXX 学院 电子信息工程学院,XXXX XXXX) 摘要:抢答器作为一种工具,已经广泛应用于各种智力和知识竞赛场合.本设计以多路智力竞赛抢答器为基本概念,从实际应用出发, 利用电子设计自动化( EDA) ...查看


热门内容